TDR 不可不知TDR系列(1) : 除了阻抗,TDR還能算Delay喔! by 柑仔店 2020 年 5 月 2 日 2020 年 5 月 2 日 492 views 我們從如何利用時域反射方法TDR得到阻抗一文中已經知道了TDR是利用時域反射回來的電壓去得到路徑阻抗。 除了這個功能以外,我們還可以利用TDR的時域特性,得到線路的延遲,也就是Delay,進而得到線路 … Read more 0 FacebookTwitterPinterestEmail
損耗 PCB中的損耗,你知道幾個呢? by 柑仔店 2020 年 4 月 27 日 2020 年 4 月 27 日 829 views 以系統設計而言,高速訊號SI設計的第一步通常是考慮PCB走線的損耗是否可以滿足通道傳輸介面的要求。例如Intel會要求做CQC去比對ODM廠的設計與Intel自己的PDG,比PDG的損耗優代表你的通道 … Read more 0 FacebookTwitterPinterestEmail
TDR 如何利用時域反射方法TDR得到阻抗 by 柑仔店 2020 年 4 月 12 日 2020 年 4 月 12 日 528 views 時域反射TDR(Time-Domain Reflection)是SI領域中廣為人知的阻抗量測方法,它的測試方法很簡單,只需要1個port,就可以測試到整個通道鏈路的阻抗。只要設定上沒有錯誤,任何的阻抗 … Read more 0 FacebookTwitterPinterestEmail
上課囉 小編SI/PI課程宣傳 by 柑仔店 2019 年 9 月 12 日 2019 年 9 月 12 日 142 views 各位好 好久沒跟大家在這裡見面 一部分原因實在是工作被操爆了(難過) 另一部份原因則是好康的拉 小弟榮幸受邀至工研院擔任SI/PI講師(花了我不少睡眠時間阿~~~) 可以有幾個小時的時間來跟各位分 … Read more 0 FacebookTwitterPinterestEmail
通道 想知道PRBS訊號如何產生請照過來~ by 柑仔店 2018 年 10 月 25 日 2018 年 10 月 25 日 716 views PRBS(Psuedo Random Binary Sequence)訊號在SI領域裡被廣泛應用當作一個訊號源,這個訊號源包含了隨機產生的0與1,這些不同的0與1的編排將會給通道帶來不一樣的激勵,產生 … Read more 0 FacebookTwitterPinterestEmail
串音 什麼?Stripline的FEXT為0!Why? by 柑仔店 2018 年 8 月 21 日 2018 年 8 月 21 日 197 views 線路side by side布局時,最擔心的就是邊緣耦合干擾到線路特性,其中以遠端耦合(FEXT)造成的影響最為可怕,因為從串音干擾(3):近端耦合與遠端耦合一文裡我們知道FEXT有著時間較短能量較強 … Read more 1 FacebookTwitterPinterestEmail
電源完整性 量測技術探討:該怎麼進行mΩ等級之小電阻量測? by 柑仔店 2018 年 6 月 4 日 2018 年 6 月 4 日 353 views 最近有幸在公司接觸到四線式量測,或者也可以說是凱爾文量測(Kelvin Measurement),竟然碰到了,就跟大家分享這個量測主要的目的為何! 雙線式量測(Two-Wire Measurement … Read more 0 FacebookTwitterPinterestEmail
閒聊 屎與屁的世界正式開張! by 柑仔店 2018 年 4 月 7 日 2018 年 4 月 7 日 161 views 現在的高速訊號設計環境,越來越倚賴SI/PI/EMC的專業分析,舉凡特性阻抗控制、損耗控制、眼圖萃取、低/高頻輻射、SSN、IR drop等等,通道餘裕越來越狹窄導致上述問題越來越重要,已經無法再 … Read more 0 FacebookTwitterPinterestEmail
串音 設計Guard trace時需注意操作頻寬喔 by 柑仔店 2018 年 3 月 29 日 2018 年 3 月 29 日 272 views 我們已經在串音干擾(5):Guard trace提到Guard trace在Crosstalk抑制上有著良好的效用,但是使用上需要注意接地孔的位置與數量,數量太少容易在Guard trace上產生駐波 … Read more 1 FacebookTwitterPinterestEmail
差動 單端傳輸通道也會有奇偶模現象喔! by 柑仔店 2018 年 3 月 27 日 2018 年 3 月 27 日 210 views 奇模(Odd mode)與偶模(Even mode)對差動對是很關鍵的要素,其會影響奇/偶模阻抗與相位速度,設計不良甚會讓共模雜訊引入整個差動對使訊號品質下降。然而對單端訊號系統而言呢?如果說一對si … Read more 0 FacebookTwitterPinterestEmail