Via訊號完整性 如何設計抗Crosstalk能力強的PCB鍍穿孔 by 柑仔店 2022 年 2 月 14 日 2022 年 2 月 14 日 521 views 一個高速PCB通道通常包含晶片SerDes IP、走線、穿層Via、連接器和Cable。其中內層走線對於Crosstalk影響甚微(請參考什麼?Stripline的FEXT為0!Why?),而Via與 … Read more 0 FacebookTwitterPinterestEmail
串音訊號完整性 BGA裡Via排列組合沒計算好,Crosstalk會來找你唷 by 柑仔店 2021 年 11 月 10 日 2021 年 11 月 10 日 362 views Crosstalk相當地重要,高速訊號間沒有做好isolation會讓訊號的品質大幅地降低。沒錯,這件事相信在座的各位應該都相當地清楚,但是究竟會影響多少?剛好先前處理了一個案例,讓我們來看看討厭的C … Read more 0 FacebookTwitterPinterestEmail
PCB與SI PCB載板製程與SI系列專欄(2):不能被忽略的蝕刻角 by 柑仔店 2021 年 8 月 15 日 2021 年 8 月 15 日 398 views 曝光、顯影、蝕刻是做PCB板製程的好朋友甚至是有在學生時代洗過電路板的學生倒背如流的名詞。蝕刻製程是線路成型的重要製程,這道製程的好壞又會對SI造成什麼影響呢? 蝕刻製程 傳統的PCB或載板是利用蝕刻 … Read more 0 FacebookTwitterPinterestEmail
PCB與SI PCB載板製程與SI系列專欄(1):層與層間的對位精準度 by 柑仔店 2021 年 7 月 24 日 2021 年 7 月 24 日 365 views 有鑒於於小弟本人近來大多在系統廠服務,除了處理SI相關問題外,也多少與PCB相關產業的朋友有些許接觸,多少體認到PCB製程的穩定度對於SI的影響相當的大,要做好量產產品除了考慮設計值外,也得把製程變因 … Read more 0 FacebookTwitterPinterestEmail
阻抗 RF、數位/類比設計必知:傳輸線特性阻抗設計 by 柑仔店 2020 年 11 月 28 日 2020 年 11 月 28 日 374 views 印刷電路板的SI設計,往往遇到的第一課就是如何設計傳輸線的特性阻抗。在筆者先前的文章RF、數位/類比設計必知:特性阻抗 以及三分鐘學會萃取通道的特性阻抗 中,已經介紹過特性阻抗的數學公式: 原型公式: … Read more 0 FacebookTwitterPinterestEmail
差動 差動對一定要兩兩靠近嗎? by 柑仔店 2020 年 11 月 23 日 2020 年 11 月 23 日 386 views 公司裡最近好多人問了筆者一些差動對的問題,這些問題當下讓我覺得很困惑,後來我發現原來是他們以為Differential pair一定要走side by side。 讓我們來回顧差動訊號 … Read more 0 FacebookTwitterPinterestEmail
差動 差動訊號(3):弱耦合與強耦合 by 柑仔店 2020 年 11 月 21 日 2020 年 11 月 21 日 301 views 各位在設計高速差動對時,除了阻抗之外,可能還會被問到一個問題,P與N之間的間距要多少? 在差動訊號(2):奇模與偶模一文中,我們已經知道差動對兩線間距會影響其特性阻抗,且在影響傳輸線阻抗的幾個要素一文 … Read more 0 FacebookTwitterPinterestEmail
TDR 不可不知TDR系列(1) : 除了阻抗,TDR還能算Delay喔! by 柑仔店 2020 年 5 月 2 日 2020 年 5 月 2 日 416 views 我們從如何利用時域反射方法TDR得到阻抗一文中已經知道了TDR是利用時域反射回來的電壓去得到路徑阻抗。 除了這個功能以外,我們還可以利用TDR的時域特性,得到線路的延遲,也就是Delay,進而得到線路 … Read more 0 FacebookTwitterPinterestEmail
損耗 PCB中的損耗,你知道幾個呢? by 柑仔店 2020 年 4 月 27 日 2020 年 4 月 27 日 682 views 以系統設計而言,高速訊號SI設計的第一步通常是考慮PCB走線的損耗是否可以滿足通道傳輸介面的要求。例如Intel會要求做CQC去比對ODM廠的設計與Intel自己的PDG,比PDG的損耗優代表你的通道 … Read more 0 FacebookTwitterPinterestEmail
TDR 如何利用時域反射方法TDR得到阻抗 by 柑仔店 2020 年 4 月 12 日 2020 年 4 月 12 日 427 views 時域反射TDR(Time-Domain Reflection)是SI領域中廣為人知的阻抗量測方法,它的測試方法很簡單,只需要1個port,就可以測試到整個通道鏈路的阻抗。只要設定上沒有錯誤,任何的阻抗 … Read more 0 FacebookTwitterPinterestEmail